Skip to main content

2015 | OriginalPaper | Buchkapitel

5. Analysis and Comparison in the Energy-Delay-Area Domain

verfasst von : Massimo Alioto, Elio Consoli, Gaetano Palumbo

Erschienen in: Flip-Flop Design in Nanometer CMOS

Verlag: Springer International Publishing

Aktivieren Sie unsere intelligente Suche, um passende Fachinhalte oder Patente zu finden.

search-config
loading …

Abstract

In this chapter, results relative to an extensive comparison in a 65 nm CMOS technology of existing FFs classes and topologies are reported. In contrast to previous investigations, the analysis explicitly accounts for effects that arise in nanometer technologies and affect the energy-delay-area tradeoff such as leakage and layout and interconnect impact. The analysis involves a significantly wider range of FF classes and topologies. The tradeoffs between leakage, area, clock load, delay and other interesting properties are extensively discussed. The investigation permits to derive several considerations on each FF class and to identify the best topologies for a targeted application.

Sie haben noch keine Lizenz? Dann Informieren Sie sich jetzt über unsere Produkte:

Springer Professional "Wirtschaft+Technik"

Online-Abonnement

Mit Springer Professional "Wirtschaft+Technik" erhalten Sie Zugriff auf:

  • über 102.000 Bücher
  • über 537 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Maschinenbau + Werkstoffe
  • Versicherung + Risiko

Jetzt Wissensvorsprung sichern!

Springer Professional "Technik"

Online-Abonnement

Mit Springer Professional "Technik" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 390 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Maschinenbau + Werkstoffe




 

Jetzt Wissensvorsprung sichern!

Fußnoten
1
Sometimes, the nodes voltages can take long times to reach the 99 % of the steady value. Anyhow, when not employing simple pass-transistors that cause a threshold drop and when all transistors are properly sized according to the architectural T CK /FO4 specification [4], the 99 % value can be closely approached in practically acceptable times. Nevertheless, a good estimation of transient energy comes out also considering slightly smaller values than 99 % (e.g. 90 %), and hence it is simply a matter of convention when characterizing a FF.
 
2
X opt is the optimum tapering factor leading to the minimum clocking energy in the clock domain.
 
Metadaten
Titel
Analysis and Comparison in the Energy-Delay-Area Domain
verfasst von
Massimo Alioto
Elio Consoli
Gaetano Palumbo
Copyright-Jahr
2015
DOI
https://doi.org/10.1007/978-3-319-01997-0_5

Neuer Inhalt