Skip to main content
Top

2012 | OriginalPaper | Chapter

8. Herausforderungen bei der Automatisierung des Layoutentwurfs von 3D-Systemen

Author : Jens Lienig

Published in: Entwurf integrierter 3D-Systeme der Elektronik

Publisher: Springer Berlin Heidelberg

Activate our intelligent search to find suitable subject content or patents.

search-config
loading …

Zusammenfassung

Der Layoutentwurf realisiert die Transformation einer Schaltungsbeschreibung (Schematic oder Netzliste) in eine Layoutdarstellung. Dazu werden für jedes Schaltungselement das geometrische Abbild erstellt und die räumliche Anordnung (Platzierung) sowie die elektrischen Verbindungsstrukturen (Verdrahtung) zwischen diesen Elementen ermittelt. Bei integrierten Schaltungen erfolgt nach Prüfung der entstandenen Strukturen (Layoutverifikation) das ebenenweise Übertragen auf Masken zu deren Herstellung in einer Waferfab.

Dont have a licence yet? Then find out more about our products and how to get one now:

Springer Professional "Wirtschaft+Technik"

Online-Abonnement

Mit Springer Professional "Wirtschaft+Technik" erhalten Sie Zugriff auf:

  • über 102.000 Bücher
  • über 537 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Maschinenbau + Werkstoffe
  • Versicherung + Risiko

Jetzt Wissensvorsprung sichern!

Springer Professional "Technik"

Online-Abonnement

Mit Springer Professional "Technik" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 390 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Maschinenbau + Werkstoffe




 

Jetzt Wissensvorsprung sichern!

Springer Professional "Wirtschaft"

Online-Abonnement

Mit Springer Professional "Wirtschaft" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 340 Zeitschriften

aus folgenden Fachgebieten:

  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Versicherung + Risiko




Jetzt Wissensvorsprung sichern!

Literature
[ITR07]
go back to reference International Technology Roadmap for Semiconductors, ESIA, JEITA, KSIA, TSIA and SIA. http://www.itrs.net/reports.html (2007) International Technology Roadmap for Semiconductors, ESIA, JEITA, KSIA, TSIA and SIA. http://​www.​itrs.​net/​reports.​html (2007)
[Con04]
go back to reference Cong, J., Wei, J., Zhang, Y.: A thermal-driven floorplanning algorithm for 3D ICs. International Conference on Computer Aided. Design. (ICCAD). pp. 306–313 (2004) Cong, J., Wei, J., Zhang, Y.: A thermal-driven floorplanning algorithm for 3D ICs. International Conference on Computer Aided. Design. (ICCAD). pp. 306–313 (2004)
[Ch05]
go back to reference Cheng, L., Deng, L., Wong, M.D.F.: Floorplanning for 3-D VLSI design. Asia and South Pacific Conference on Design Automation (ASP-DAC). pp. 405–411 (2005) Cheng, L., Deng, L., Wong, M.D.F.: Floorplanning for 3-D VLSI design. Asia and South Pacific Conference on Design Automation (ASP-DAC). pp. 405–411 (2005)
[FLM10]
go back to reference Fischbach, R., Lienig, J., Meister, T: Herausforderungen bei der Automatisierung des Layoutentwurfs bei dreidimensionalen heterogenen Systemen, Tagungsband Dresdner Arbeitstagung Schaltungs- und Systementwurf (DASS 2010), Fraunhofer Verlag S. 37–42 (2010) Fischbach, R., Lienig, J., Meister, T: Herausforderungen bei der Automatisierung des Layoutentwurfs bei dreidimensionalen heterogenen Systemen, Tagungsband Dresdner Arbeitstagung Schaltungs- und Systementwurf (DASS 2010), Fraunhofer Verlag S. 37–42 (2010)
[Fi12]
go back to reference Fischbach, R.: Layoutrepräsentationen für den Entwurf dreidimensionaler elektronischer Systeme, Dissertation, Technische Universität Dresden (2012) Fischbach, R.: Layoutrepräsentationen für den Entwurf dreidimensionaler elektronischer Systeme, Dissertation, Technische Universität Dresden (2012)
[Gop05]
go back to reference Goplen, B., Sapatnekar, S.: Thermal via placement in 3D ICs. International Symposium on Physical Design (ISPD). pp. 167–174 (2005) Goplen, B., Sapatnekar, S.: Thermal via placement in 3D ICs. International Symposium on Physical Design (ISPD). pp. 167–174 (2005)
[Gop03]
go back to reference Goplen, B., Sapatnekar, S.: Efficient thermal placement of standard cells in 3D ICs using a force directed approach. International Conference on Computer Aided Design (ICCAD). pp. 86–89 (2003) Goplen, B., Sapatnekar, S.: Efficient thermal placement of standard cells in 3D ICs using a force directed approach. International Conference on Computer Aided Design (ICCAD). pp. 86–89 (2003)
[Loh07]
go back to reference Loh, G.H., Xie, Y., Black, B.: Processor design in 3D die-stacking technologies. Micro. IEEE. 27(Number 3), pp. 31–48 (2007)CrossRef Loh, G.H., Xie, Y., Black, B.: Processor design in 3D die-stacking technologies. Micro. IEEE. 27(Number 3), pp. 31–48 (2007)CrossRef
[Kne12]
go back to reference Knechtel, J., Markov, I.L., Lienig, J.: Assembling 2D blocks into 3D chips. IEEE Trans. Computer-Aided Design Integr. Circuits Syst. 31(Number 2), pp. 228–241 (2012) Knechtel, J., Markov, I.L., Lienig, J.: Assembling 2D blocks into 3D chips. IEEE Trans. Computer-Aided Design Integr. Circuits Syst. 31(Number 2), pp. 228–241 (2012)
[Xie06]
go back to reference Xie, Y., Loh, G.H., Black, B., Bernstein, K.: Design space exploration for 3D architectures. J. Emerging Technol. Comp. Syst. 2(Number 2), pp. 65–103 (2006)CrossRef Xie, Y., Loh, G.H., Black, B., Bernstein, K.: Design space exploration for 3D architectures. J. Emerging Technol. Comp. Syst. 2(Number 2), pp. 65–103 (2006)CrossRef
[Pu06]
go back to reference Puttaswamy, K.; Loh, G. H.: Dynamic instruction schedulers in a 3-dimensional integration technology. Proceedings of the 16th Great Lakes Symposium on VLSI. ACM Press, pp. 153–158 (2006) Puttaswamy, K.; Loh, G. H.: Dynamic instruction schedulers in a 3-dimensional integration technology. Proceedings of the 16th Great Lakes Symposium on VLSI. ACM Press, pp. 153–158 (2006)
[Ra04]
go back to reference Rachivandran, R. et al.: Physical layout automation for system-on-packages. Proceedings of Electronic Components and Technology Conference, vol. 1, pp. 41–48 (2004) Rachivandran, R. et al.: Physical layout automation for system-on-packages. Proceedings of Electronic Components and Technology Conference, vol. 1, pp. 41–48 (2004)
[Qu12]
go back to reference Quartz, D.R.C., Quartz, L.V.S.: Magma Design Automation. http://www.magma-da.com/products-solutions/verification/quartzDRCLVS.aspx. (2012). Accessed 9 Feb 2012 Quartz, D.R.C., Quartz, L.V.S.: Magma Design Automation. http://​www.​magma-da.​com/​products-solutions/​verification/​quartzDRCLVS.​aspx.​ (2012). Accessed 9 Feb 2012
[Sa10]
go back to reference Sapatnekar, S.S.: Thermal via insertion and thermally aware routing in 3D ICs. In: Xie, Y., Cong, J. (eds.) Three-dimensional integrated cir-cuit design, pp. 145–160. Springer, Heidelberg (2010)CrossRef Sapatnekar, S.S.: Thermal via insertion and thermally aware routing in 3D ICs. In: Xie, Y., Cong, J. (eds.) Three-dimensional integrated cir-cuit design, pp. 145–160. Springer, Heidelberg (2010)CrossRef
Metadata
Title
Herausforderungen bei der Automatisierung des Layoutentwurfs von 3D-Systemen
Author
Jens Lienig
Copyright Year
2012
Publisher
Springer Berlin Heidelberg
DOI
https://doi.org/10.1007/978-3-642-30572-6_8