Skip to main content

2017 | OriginalPaper | Buchkapitel

A Configurable and Area Efficient Technique for Implementing Isolation Cells in Low Power SoC

verfasst von : Prokash Ghosh, Jyotirmoy Ghosh

Erschienen in: VLSI Design and Test

Verlag: Springer Singapore

Aktivieren Sie unsere intelligente Suche, um passende Fachinhalte oder Patente zu finden.

search-config
loading …

Abstract

In SoC design, isolation cells are used between different power domains to prevent the floating outputs/inputs of the power gated blocks from affecting the operations of the active circuits. At present, the low power SoCs use millions of isolation cells to implement different power gating modes and the isolation cells occupy considerable silicon area of the SoC. Also, the isolation values in low power designs are pre-determined (either fixed to ‘0’ or ‘1’ in design itself) and are non-configurable in real time operation. Hence, any incorrect isolation value may render the device useless in low power modes. In this paper, we propose a modified clamping circuit design to reduce the area and delay of the isolation cells. We also propose a method to configure the isolation values for certain qualifier signals and the subsequent entry process of the power gated modules into deep-sleep mode. The results show that the proposed technique can improve reliability of the power gating modes and reduce 30% to 50% of isolation cell area compared to that of the conventional isolation technique using logic gates.

Sie haben noch keine Lizenz? Dann Informieren Sie sich jetzt über unsere Produkte:

Springer Professional "Wirtschaft+Technik"

Online-Abonnement

Mit Springer Professional "Wirtschaft+Technik" erhalten Sie Zugriff auf:

  • über 102.000 Bücher
  • über 537 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Maschinenbau + Werkstoffe
  • Versicherung + Risiko

Jetzt Wissensvorsprung sichern!

Springer Professional "Technik"

Online-Abonnement

Mit Springer Professional "Technik" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 390 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Maschinenbau + Werkstoffe




 

Jetzt Wissensvorsprung sichern!

Springer Professional "Wirtschaft"

Online-Abonnement

Mit Springer Professional "Wirtschaft" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 340 Zeitschriften

aus folgenden Fachgebieten:

  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Versicherung + Risiko




Jetzt Wissensvorsprung sichern!

Literatur
3.
Zurück zum Zitat Ali, I., Sharma, P.: System for isolating integrated circuit power domains. US Patent US9407264B1 (2016) Ali, I., Sharma, P.: System for isolating integrated circuit power domains. US Patent US9407264B1 (2016)
4.
Zurück zum Zitat Different SoC products description, documentation and reference manual of SoC design 1 (T1040), SoC design 2 (T1024), SoC design 3 (LS1020). www.nxp.com Different SoC products description, documentation and reference manual of SoC design 1 (T1040), SoC design 2 (T1024), SoC design 3 (LS1020). www.​nxp.​com
7.
Zurück zum Zitat Carver, S., Mathur, A., Sharma, L., Subbarao, P., Urish, S., Wang, Q.: Low-power design using the Si2 common power format. IEEE Des. Test Comput. 29(2), 62–70 (2012)CrossRef Carver, S., Mathur, A., Sharma, L., Subbarao, P., Urish, S., Wang, Q.: Low-power design using the Si2 common power format. IEEE Des. Test Comput. 29(2), 62–70 (2012)CrossRef
8.
Zurück zum Zitat Ghosh, P., Ghosh, S.: Method to reduce power and wake-up time in low power modes. In: Proceedings of IEEE International Conference Conecct, January 2013, IISc, Bangalore, India (2013) Ghosh, P., Ghosh, S.: Method to reduce power and wake-up time in low power modes. In: Proceedings of IEEE International Conference Conecct, January 2013, IISc, Bangalore, India (2013)
Metadaten
Titel
A Configurable and Area Efficient Technique for Implementing Isolation Cells in Low Power SoC
verfasst von
Prokash Ghosh
Jyotirmoy Ghosh
Copyright-Jahr
2017
Verlag
Springer Singapore
DOI
https://doi.org/10.1007/978-981-10-7470-7_59

Neuer Inhalt