Skip to main content

2020 | OriginalPaper | Buchkapitel

Investigation of Techniques to Recognize Optimal Power Structuring of Vedic Multiplier

verfasst von : P. Anitha, P. Ramanathan

Erschienen in: Advances in Communication Systems and Networks

Verlag: Springer Singapore

Aktivieren Sie unsere intelligente Suche, um passende Fachinhalte oder Patente zu finden.

search-config
loading …

Abstract

Low power and high speed digital systems are essential for enhancing battery life of portable devices such as smartphones and digital computers. The integral part of any arithmetic and logic unit is adder. When compared to addition, subtraction and multiplication require more hardware resources and processing time. Low power consumption, delay and process variation parameters need to be taken care while designing the integrated circuit. In our proposed work, improved version of Vedic multiplier is designed and implemented by using CSA based on NEDFF. The proposed design offers low power dissipation and high speed. The power and delay results of existing and proposed multipliers are taken by using micro wind tool with technology of 90 nm. The experimental results signify that proposed Vedic multiplier using a CSA based on NEDFF provides 50% improvement in performance.

Sie haben noch keine Lizenz? Dann Informieren Sie sich jetzt über unsere Produkte:

Springer Professional "Wirtschaft+Technik"

Online-Abonnement

Mit Springer Professional "Wirtschaft+Technik" erhalten Sie Zugriff auf:

  • über 102.000 Bücher
  • über 537 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Maschinenbau + Werkstoffe
  • Versicherung + Risiko

Jetzt Wissensvorsprung sichern!

Springer Professional "Technik"

Online-Abonnement

Mit Springer Professional "Technik" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 390 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Maschinenbau + Werkstoffe




 

Jetzt Wissensvorsprung sichern!

Springer Professional "Wirtschaft"

Online-Abonnement

Mit Springer Professional "Wirtschaft" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 340 Zeitschriften

aus folgenden Fachgebieten:

  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Versicherung + Risiko




Jetzt Wissensvorsprung sichern!

Literatur
1.
Zurück zum Zitat Gokhale, GR, Bahisonde PD (2015) Design of vedic-multiplier using area-efficient carry select adder. IEEE international conference on advances in computing communication & informatics, pp 576–581 Gokhale, GR, Bahisonde PD (2015) Design of vedic-multiplier using area-efficient carry select adder. IEEE international conference on advances in computing communication & informatics, pp 576–581
2.
Zurück zum Zitat Bhalme LM, Wakpanjar OM., Rakhunde Si (2015) High speed multiplier using vedic mathematics technique. Int J Adv Res Comput Sci Softw Eng 5(2):114–118 Bhalme LM, Wakpanjar OM., Rakhunde Si (2015) High speed multiplier using vedic mathematics technique. Int J Adv Res Comput Sci Softw Eng 5(2):114–118
3.
Zurück zum Zitat Paradhasaradhi D, Anusudha K (2013) An area efficient enhanced SQRT carry select adder. J Eng Res Appl 3(6):876–880 Paradhasaradhi D, Anusudha K (2013) An area efficient enhanced SQRT carry select adder. J Eng Res Appl 3(6):876–880
4.
Zurück zum Zitat Kumari DP, Rao RSP, Bhaskar BV (2012) A future technology for enhanced operation in flip-flop oriented circuits. Int J Eng Res Appl 2(4):2177–2180 Kumari DP, Rao RSP, Bhaskar BV (2012) A future technology for enhanced operation in flip-flop oriented circuits. Int J Eng Res Appl 2(4):2177–2180
6.
Zurück zum Zitat Chauhan R, Alam MZ (2016) Design of 16-bit vedic multiplier using Kogge Stone adder for fast parallel FIR filter. Int J Adv Res Comput Sci Softw Eng 6(5):944–947 Chauhan R, Alam MZ (2016) Design of 16-bit vedic multiplier using Kogge Stone adder for fast parallel FIR filter. Int J Adv Res Comput Sci Softw Eng 6(5):944–947
8.
Zurück zum Zitat Edison AJ, Manikandababu CS (2012) An efficient CSLA architecture for VLSI hardware implementation. Int J Manag IT Eng 2(5):610–622 Edison AJ, Manikandababu CS (2012) An efficient CSLA architecture for VLSI hardware implementation. Int J Manag IT Eng 2(5):610–622
Metadaten
Titel
Investigation of Techniques to Recognize Optimal Power Structuring of Vedic Multiplier
verfasst von
P. Anitha
P. Ramanathan
Copyright-Jahr
2020
Verlag
Springer Singapore
DOI
https://doi.org/10.1007/978-981-15-3992-3_8