Skip to main content
Erschienen in: Journal of Electronic Testing 6/2007

01.12.2007

Fast PWM-Based Test for High Resolution ΣΔ ADCs

verfasst von: Daniela De Venuto, Leonardo Reyneri

Erschienen in: Journal of Electronic Testing | Ausgabe 6/2007

Einloggen

Aktivieren Sie unsere intelligente Suche, um passende Fachinhalte oder Patente zu finden.

search-config
loading …

Abstract

This work describes a novel test strategy that uses digital stimuli for cheap, fast, though accurate, testing of high resolution ΣΔ ADCs. Simulations and measurements showed a discrimination threshold on specification parameters up to −90 dBc. The proposed method helps to reduce the cost of ADC production test, to extend test coverage and to enable built-in self-test and test-based self-calibration.

Sie haben noch keine Lizenz? Dann Informieren Sie sich jetzt über unsere Produkte:

Springer Professional "Wirtschaft+Technik"

Online-Abonnement

Mit Springer Professional "Wirtschaft+Technik" erhalten Sie Zugriff auf:

  • über 102.000 Bücher
  • über 537 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Maschinenbau + Werkstoffe
  • Versicherung + Risiko

Jetzt Wissensvorsprung sichern!

Springer Professional "Technik"

Online-Abonnement

Mit Springer Professional "Technik" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 390 Zeitschriften

aus folgenden Fachgebieten:

  • Automobil + Motoren
  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Elektrotechnik + Elektronik
  • Energie + Nachhaltigkeit
  • Maschinenbau + Werkstoffe




 

Jetzt Wissensvorsprung sichern!

Springer Professional "Wirtschaft"

Online-Abonnement

Mit Springer Professional "Wirtschaft" erhalten Sie Zugriff auf:

  • über 67.000 Bücher
  • über 340 Zeitschriften

aus folgenden Fachgebieten:

  • Bauwesen + Immobilien
  • Business IT + Informatik
  • Finance + Banking
  • Management + Führung
  • Marketing + Vertrieb
  • Versicherung + Risiko




Jetzt Wissensvorsprung sichern!

Weitere Produktempfehlungen anzeigen
Literatur
2.
Zurück zum Zitat Provost B, Sanchez-Sinecio E (2003) On-chip ramp generators for mixed-signal BIST and ADC self-test. IEEE J Solid-State Circuits 38(2):263–273 (Feb)CrossRef Provost B, Sanchez-Sinecio E (2003) On-chip ramp generators for mixed-signal BIST and ADC self-test. IEEE J Solid-State Circuits 38(2):263–273 (Feb)CrossRef
3.
Zurück zum Zitat Kuyel T (1999) Linearity testing issues of analog-to-digital converters. In: Proceedings of the International Test Conference 1999, pp 747–756 (Sept) Kuyel T (1999) Linearity testing issues of analog-to-digital converters. In: Proceedings of the International Test Conference 1999, pp 747–756 (Sept)
4.
Zurück zum Zitat Frisch A, Almy T (1997) HABIST: histogram-based analog built in self test, IEEE International Test Conference, ITC97, 3–5th Nov. Washington, DC, USA, pp 760–767 Frisch A, Almy T (1997) HABIST: histogram-based analog built in self test, IEEE International Test Conference, ITC97, 3–5th Nov. Washington, DC, USA, pp 760–767
5.
Zurück zum Zitat Toner M, Roberts G (1993) A BIST scheme for an SNR test of a Sigma Delta ADC. In: International Test Conference, Baltimore, MD, October 1993, pp. 805-814 Toner M, Roberts G (1993) A BIST scheme for an SNR test of a Sigma Delta ADC. In: International Test Conference, Baltimore, MD, October 1993, pp. 805-814
6.
Zurück zum Zitat Ohletz MJ (1991) Hybrid built in self-test (HBIST) for mixed analogue/digital ICs. 2nd European Test Conference, ETC91, 10–12th April. Munich, Germany, pp 307–316 Ohletz MJ (1991) Hybrid built in self-test (HBIST) for mixed analogue/digital ICs. 2nd European Test Conference, ETC91, 10–12th April. Munich, Germany, pp 307–316
7.
Zurück zum Zitat Teraoka E, Kengaku T, Yasui I, Ishikawa K, Matsuo T, Wakada H (1997) Built-in self-test for ADC and DAC in a single-chip speech CODEC. In: IEICE Transactions on Fundamentals of Electronics Communications E80A(2):339–345 Teraoka E, Kengaku T, Yasui I, Ishikawa K, Matsuo T, Wakada H (1997) Built-in self-test for ADC and DAC in a single-chip speech CODEC. In: IEICE Transactions on Fundamentals of Electronics Communications E80A(2):339–345
8.
Zurück zum Zitat Sunter SK, Nagi N (1997) A simplified polynomial-fitting algorithm for DAC and ADC BIST. In: IEEE International Test Conference, ITC97, Washington, DC, USA, 3–5th Nov. pp 389–395 Sunter SK, Nagi N (1997) A simplified polynomial-fitting algorithm for DAC and ADC BIST. In: IEEE International Test Conference, ITC97, Washington, DC, USA, 3–5th Nov. pp 389–395
9.
Zurück zum Zitat Roy A, Sunter S, Fudoli A, Appello D (2002) High accuracy stimulus generation for ADC BIST. In: IEEE International Test Conference, ITC02, Baltimore, MD, USA, 8–10th Oct., pp 1031–1039 Roy A, Sunter S, Fudoli A, Appello D (2002) High accuracy stimulus generation for ADC BIST. In: IEEE International Test Conference, ITC02, Baltimore, MD, USA, 8–10th Oct., pp 1031–1039
10.
Zurück zum Zitat De Venuto D, Marchione G, Reyneri L (2005) A codesign tool to validate and improve an FPGA based test strategy for high resolution audio ADC. In: Proceedings of IEEE International Symp. on Quality Design (ISQED 05), San Josè, CA (21–23 March) De Venuto D, Marchione G, Reyneri L (2005) A codesign tool to validate and improve an FPGA based test strategy for high resolution audio ADC. In: Proceedings of IEEE International Symp. on Quality Design (ISQED 05), San Josè, CA (21–23 March)
11.
Zurück zum Zitat De Venuto D, Dell’Olio F, Reyneri L (2005) Optimization of FPGA-based test strategy for high resolution ADC. In: Proceedings of IEEE International Mixed Signal Workshop (IMSTW05), Cannes, France (June) De Venuto D, Dell’Olio F, Reyneri L (2005) Optimization of FPGA-based test strategy for high resolution ADC. In: Proceedings of IEEE International Mixed Signal Workshop (IMSTW05), Cannes, France (June)
12.
Zurück zum Zitat De Venuto D, Reyneri L (2006) ADC test technique. Patent n./064092 De Venuto D, Reyneri L (2006) ADC test technique. Patent n./064092
13.
Zurück zum Zitat Aziz PM, Sorensen HV, Van Der Spiegel J (1996) An overview of sigma-delta converters. IEEE Sig Process Mag 13:61–84 (Jan)CrossRef Aziz PM, Sorensen HV, Van Der Spiegel J (1996) An overview of sigma-delta converters. IEEE Sig Process Mag 13:61–84 (Jan)CrossRef
14.
Zurück zum Zitat Reyneri LM, Renga F (2004) Speeding-up the design of HW/SW implementations of neuro-fuzzy systems using the codesimulink environment. In: Applied Soft Computing (April) Reyneri LM, Renga F (2004) Speeding-up the design of HW/SW implementations of neuro-fuzzy systems using the codesimulink environment. In: Applied Soft Computing (April)
Metadaten
Titel
Fast PWM-Based Test for High Resolution ΣΔ ADCs
verfasst von
Daniela De Venuto
Leonardo Reyneri
Publikationsdatum
01.12.2007
Verlag
Springer US
Erschienen in
Journal of Electronic Testing / Ausgabe 6/2007
Print ISSN: 0923-8174
Elektronische ISSN: 1573-0727
DOI
https://doi.org/10.1007/s10836-007-5047-x

Weitere Artikel der Ausgabe 6/2007

Journal of Electronic Testing 6/2007 Zur Ausgabe

EditorialNotes

Guest Editorial

Neuer Inhalt